综合

台积电称2nm工艺有重大改进 GAA晶体管将提高SRAM密度

字号+ 作者:金风玉露网 来源:百科 2024-12-27 04:48:45 我要评论(0)

去年有报道称,SRAM单元在台积电3nm制程节点上,与5nm制程节点基本没有分别。这一消息也印证了过去的传言,即台积电TSMC)在3nm制程节点遇到SRAM单元缩减放缓的问题,采用N3B和N5工艺的S

去年有报道称,台积提高SRAM单元在台积电3nm制程节点上,电称大改与5nm制程节点基本没有分别。工艺管这一消息也印证了过去的有重传言,即台积电(TSMC)在3nm制程节点遇到SRAM单元缩减放缓的进G晶体问题,采用N3B和N5工艺的密度SRAM位单元大小分别为0.0199μm²和0.021μm²,仅缩小了约5%,台积提高而N3E工艺更糟糕,电称大改基本维持在0.021μm²,工艺管这意味着几乎没有缩减。有重

台积电称2nm工艺有重大改进 GAA晶体管将提高SRAM密度

据报道,进G晶体随着新一代2nm制程节点的密度到来,SRAM单元缩减问题似乎看到了曙光。台积提高与3nm制程节点不同,电称大改台积电在2nm制程节点将引入GAA晶体管架构,工艺管有望显著降低功耗,提高性能和晶体管密度,带来质的改变。台积电将在今年12月的IEDM会议上发表的一篇论文,提到了2nm制程节点将HD SRAM位单元尺寸缩小到约0.0175μm²。

这将是一个重大的突破,近年来SRAM单元的扩展已经变得相当困难,而通过N2工艺,台积电最终缩减了HD SRAM位单元尺寸,从而提高了SRAM密度。按照目前的情况来看,GAA晶体管架构似乎是HD SRAM位单元尺寸缩小的主要推动力。

要知道现代的CPU、GPU和SoC设计都非常依赖于SRAM密度,需要大容量缓存来有效地提升处理大批量数据的能力。从内存访问数据既消耗性能又耗电,因此充足的SRAM对于优化性能至关重要。展望未来,对高速缓存和SRAM的需求将持续增长,因此台积电在SRAM单元尺寸方面的成就显得非常重要。

台积电称2nm工艺有重大改进 GAA晶体管将提高SRAM密度

1.本站遵循行业规范,任何转载的稿件都会明确标注作者和来源;2.本站的原创文章,请转载时务必注明文章作者和来源,不尊重原创的行为我们将追究责任;3.作者投稿可能会经我们编辑修改或补充。

相关文章
  • 中蓝电子严正声明:“爆雷”报道与事实严重不符 内容凭空臆想

    中蓝电子严正声明:“爆雷”报道与事实严重不符 内容凭空臆想

    2024-12-27 04:16

  • 《荒木飞吕彦的新·漫画术 反派的制作方法》中表达了对AI生成的担忧

    《荒木飞吕彦的新·漫画术 反派的制作方法》中表达了对AI生成的担忧

    2024-12-27 03:10

  • 瓜迪奥拉:我们在一些细节上做得还不够好,球员们也很清楚

    瓜迪奥拉:我们在一些细节上做得还不够好,球员们也很清楚

    2024-12-27 02:54

  • [流言板]爆发!格兰姆斯末节4投全中,三分3中3,得到14分1篮板1助攻

    [流言板]爆发!格兰姆斯末节4投全中,三分3中3,得到14分1篮板1助攻

    2024-12-27 02:44

网友点评